Rajeeb Hazra在飛往廣州的飛機(jī)上向DOIT記者表示,英特爾認(rèn)為CPU+GPGPU的模式效率很難提升,但英特爾仍會(huì)盡力做好CPU部分的優(yōu)化。

因此,在Exascale時(shí)代,計(jì)算系統(tǒng)的架構(gòu)將會(huì)發(fā)生“一場(chǎng)革命”,這其中就包括GPU將會(huì)進(jìn)入通用計(jì)算領(lǐng)域,但他認(rèn)為,GPU計(jì)算將面向一個(gè)較為狹小的,只為部分應(yīng)用程序性能提升的應(yīng)用上,CPU仍然是最具能源效率的高性能計(jì)算平臺(tái)的通用基礎(chǔ),而英特爾也在同步的推出眾核架構(gòu),以應(yīng)對(duì)更多的針對(duì)部分應(yīng)用程序的性能提升要求。

Rajeeb Hazra表示,高性能計(jì)算系統(tǒng)經(jīng)歷了多進(jìn)程時(shí)代,如今多核架構(gòu)已經(jīng)成熟,而下一代的高性能計(jì)算系統(tǒng)必然是眾核的,無(wú)論是英特爾新的至強(qiáng)5600和至強(qiáng)7500,還是MIC眾核架構(gòu),都會(huì)朝著這個(gè)方向發(fā)展。

對(duì)于英特爾自身的至強(qiáng)架構(gòu)和眾核架構(gòu)的組合,Rajeeb Hazra將眾核(MIC)稱為“LittleCores”,其體積更小,能耗更低,但每個(gè)核只能提供較低的單進(jìn)程性能,因此,十分適合高端的并行計(jì)算,而至強(qiáng)系統(tǒng)仍然是復(fù)雜的,無(wú)法并行化或無(wú)法體現(xiàn)眾核的應(yīng)用程序的大量存在的性能需求,將是至強(qiáng)最大的市場(chǎng)。

因此,他將至強(qiáng)稱為“Big Cores”,尤其是對(duì)于TOP500中位居前列的需要處理多種復(fù)雜程序的大型系統(tǒng),至強(qiáng)是最佳選擇,而在部分并行化的應(yīng)用程序上,英特爾會(huì)以眾核架構(gòu)做互補(bǔ)。

在此前一天的媒體采訪中,他表示,英特爾的眾核架構(gòu)將會(huì)可能存在三種形式:(至強(qiáng))處理器+PCIe插槽眾核(Kngihts Ferry)、處理器+插槽上眾核以及處理器內(nèi)部集成眾核架構(gòu),但他并未表示英特爾此后將會(huì)走向哪種形式。

分享到

cuihao

相關(guān)推薦