ServerWorks GC-LE芯片組可以支持兩路至強(qiáng)處理器,其內(nèi)存控制器采用兩個(gè)8bit通道連接內(nèi)存,其帶寬總和為3.2GB,可以支持16GB的DDR內(nèi)存。GC- LE內(nèi)存控制器通過(guò)兩條IM Bus分別連接2顆CIOB-X,每條數(shù)據(jù)鏈路的帶寬都為3.2GBps,可以為PCI-X設(shè)備提供足夠高的帶寬。
E7500是Intel公司首次在服務(wù)器應(yīng)用領(lǐng)域中推出采用DDR內(nèi)存的主板芯片組,雖然E7500的內(nèi)存控制器(MCH)目前只支持100MHz的內(nèi)存工作頻率,但是通過(guò)采用2個(gè)內(nèi)存通道,E7500可以提供最大3.2GBps的內(nèi)存帶寬,這個(gè)數(shù)值與400MHz前端總線的Xeon處理器的帶寬恰好相同。不過(guò)我們?cè)贓7500的結(jié)構(gòu)圖中看到,連接兩顆Xeon處理器的仍舊是采用總線(3.2GBps)共享的方式。
除了采用DDR內(nèi)存以外,E7500最大的改進(jìn)就在于其I/O控制以及芯片間數(shù)據(jù)通道的改進(jìn)。從i810芯片組開(kāi)始,Intel公司在此后推出的i800 系列芯片組中都采用了IHA(Intel Hub Architecture)。以往所采用連接MCH和ICH之間的HL(Hub-Link)協(xié)議是1.0,而在E7500芯片組中采用的HL協(xié)議提升為 1.5和2.0兩個(gè)版本。之所以在一個(gè)芯片組產(chǎn)品中采用2個(gè)Hub-Link規(guī)范,是因?yàn)镋7500芯片組中為了滿足高數(shù)據(jù)吞吐設(shè)備的需求,采用 64bit的PCI/PCI-X P64H2芯片提供了新的PCI-X接口。 E7500芯片組可以通過(guò)3個(gè)P64H2芯片提供3條HL2.0通道,每條通道可以為用戶提供1.066GBps的I/O帶寬,而且每個(gè)P64H2芯片可以提供2個(gè)64位的PCI或PCI-X通道。根據(jù)不同的應(yīng)用環(huán)境,主板廠商可以在主板上設(shè)置66、100甚至133MHz的PCI-X插槽,對(duì)于那些高速 RAID或者其他需要較大數(shù)據(jù)傳輸速率的設(shè)備,E7500芯片組在PCI/PCI-X上的靈活配置以及強(qiáng)大的性能足以滿足目前設(shè)備的需要。
E7500芯片組中也配備了ICH3-S芯片,連接MCH與ICH3-S芯片的是1.5版本的Hub-Link,通過(guò)這條8位66MHz的數(shù)據(jù)通道,用戶可以連接PCI、ATA以及USB等設(shè)備。