新 Cadence DDR5 IP 提供了一個 PHY 和一個高性能控制器作為完整的內存子系統(tǒng)。該設計使用最新面世的 MRDIMM(Gen2)在硬件上進行了驗證,可實現(xiàn)出色的 12.8Gbps 數據速率,與使用現(xiàn)有 DDR5 6400Mbps DRAM 部件相比,帶寬翻倍。DDR5 IP 內存子系統(tǒng)基于 Cadence 經過硅驗證的高性能架構、超低延遲加密和行業(yè)卓越的 RAS 功能。DDR5 MRDIMM Gen2 IP 旨在實現(xiàn)具有靈活布局設計選項的先進 SoC 和小芯片(chiplet),而新架構允許根據單個應用需求對功耗和性能進行精細調整。
Micron副總裁兼數據中心產品總經理 Praveen Vaidyanathan 說道: “Cadence DDR5 IP 產品組合結合 Micron 業(yè)內理想的基于 1γ(1 伽馬)的 DRAM,可滿足 AI 處理工作負載對更高內存帶寬、高存儲密度和高可靠性的快速增長需求。這些內存技術的突破性提升對賦能數據中心和企業(yè)環(huán)境中新一代 AI/ML 和 HPC 應用具有關鍵意義?!?。
“Cadence 的 DDR5 MRDIMM IP 系統(tǒng)解決方案與具有 Montage 內存緩沖的 MRDIMM 模塊相結合,為新一代服務器提供了具有兩倍帶寬的高性能內存子系統(tǒng)”,Montage Technology 總裁 Stephen Tai 表示,“Montage 面向 MRDIMM 的 MRCD02/MDB02 芯片能夠達到 12.8Gbps 的數據速率,可以很好地支持服務器和數據中心產品”。
“利用 Cadence 的 DDR5 12.8Gbps MRDIMM IP 系統(tǒng)解決方案,數據中心和企業(yè)應用可獲得顯著性能優(yōu)勢,眾多大客戶紛紛采用 Cadence 這一創(chuàng)新技術即是明證”,Cadence 高級副總裁兼芯片解決方案事業(yè)部總經理 Boyd Phelps 說道,“在提高標準的同時,此次新推出的先進內存 IP 系統(tǒng)也建立了一個路線圖,為我們客戶的下一代 SoC 和 小芯片(chiplet)產品提供了持續(xù)支持”。
Cadence 的 DDR5 控制器和 PHY 已通過 Cadence 的 Verification IP(VIP)進行 DDR 驗證,可提供快速的 IP 和 SoC 驗證簽核。面向 DDR5 的 Cadence VIP 包括一個完整的解決方案,從 IP 到系統(tǒng)級驗證與 DFI VIP、DDR5 內存模型和系統(tǒng)性能分析器。